首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--一般性问题论文--安全保密论文--加密与解密论文

基于嵌入式CPU的数据加解密子系统的设计研究

致谢第1-5页
摘要第5-6页
Abstract第6-10页
1 引言第10-14页
   ·本文研究的背景和意义第10-12页
     ·加解密算法第10-11页
     ·子系统开发第11-12页
   ·国内外的研究现状第12-13页
   ·本文主要工作第13页
   ·本文章节安排第13-14页
2 子系统的通用架构第14-19页
   ·子系统的架构框图第14-15页
   ·处理器模块第15-16页
   ·片上总线第16-18页
   ·本章小结第18-19页
3 加解密子系统第19-29页
   ·子系统的总体架构第19-20页
   ·各部分设计第20-24页
     ·Inter Core部分第20-21页
     ·MUX部分第21-22页
     ·Cryption Kernel部分第22-24页
   ·低功耗设计第24-25页
   ·工作流程第25-28页
   ·本章小结第28-29页
4 DES加解密模块第29-42页
   ·DES算法介绍第29-33页
     ·算法基本流程第29-30页
     ·轮变换第30-31页
     ·子密钥生成第31-32页
     ·解密算法第32-33页
   ·3DES算法介绍第33-34页
   ·IP核设计第34-39页
     ·DES总体架构第34-35页
     ·主要模块设计第35-39页
       ·Engine第35-37页
       ·Key_Generator第37页
       ·Control第37-39页
   ·实现结果第39-41页
     ·仿真结果第39-40页
     ·性能分析第40-41页
   ·本章小结第41-42页
5 AES加解密模块第42-63页
   ·数学基础第42-45页
     ·有限域第42页
     ·有限域加法第42-43页
     ·有限域乘法第43页
     ·乘x运算第43-44页
     ·系数在GF(2~8)上的多项式第44-45页
   ·AES算法说明第45-53页
     ·整体描述第45-46页
     ·加密算法第46-49页
       ·SubBytes第47-48页
       ·ShiftRows第48页
       ·MixColumns第48-49页
       ·AddRoundKey第49页
     ·解密算法第49-51页
       ·InvSubBytes第50-51页
       ·InvShiftRows第51页
       ·InvMixColumns第51页
       ·InvAddRoundKey第51页
     ·密钥扩展第51-53页
   ·IP核设计第53-60页
     ·AES整体架构第53页
     ·主要模块设计第53-60页
       ·AES Engine第53-58页
       ·Key Expand第58-59页
       ·Controller第59-60页
   ·实现结果第60-62页
     ·仿真结果第60-61页
     ·性能分析第61-62页
   ·本章小结第62-63页
6 加解密子系统的平台实现第63-78页
   ·SPIRIT IP-XACT标准第63-64页
     ·综述第63-64页
     ·SPIRIT元件数据元第64页
     ·SPIRIT元件生成器第64页
   ·开发平台第64-69页
     ·总体介绍第65页
     ·各部分组成第65-68页
       ·图形用户界面第65-66页
       ·设计生成工具第66-67页
       ·平台生成工具第67-68页
     ·工具的流程第68-69页
   ·平台脚本开发第69-72页
     ·子系统的XML脚本第69-71页
     ·子系统的生成器脚本第71-72页
   ·平台实现结果第72-76页
     ·子系统的平台生成第72-75页
     ·子系统的性能分析第75-76页
   ·本章小结第76-78页
7 总结与展望第78-80页
   ·论文研究工作总结第78-79页
   ·未来工作展望第79-80页
参考文献第80-83页
作者简历及在学习期间取得的科研成果第83页

论文共83页,点击 下载论文
上一篇:基于ARM和FPGA的NAVTEX接收机研究与设计
下一篇:基于GIS的低丘缓坡资源综合开发利用评价研究--以浙江省瑞安市为例