基于嵌入式CPU的数据加解密子系统的设计研究
致谢 | 第1-5页 |
摘要 | 第5-6页 |
Abstract | 第6-10页 |
1 引言 | 第10-14页 |
·本文研究的背景和意义 | 第10-12页 |
·加解密算法 | 第10-11页 |
·子系统开发 | 第11-12页 |
·国内外的研究现状 | 第12-13页 |
·本文主要工作 | 第13页 |
·本文章节安排 | 第13-14页 |
2 子系统的通用架构 | 第14-19页 |
·子系统的架构框图 | 第14-15页 |
·处理器模块 | 第15-16页 |
·片上总线 | 第16-18页 |
·本章小结 | 第18-19页 |
3 加解密子系统 | 第19-29页 |
·子系统的总体架构 | 第19-20页 |
·各部分设计 | 第20-24页 |
·Inter Core部分 | 第20-21页 |
·MUX部分 | 第21-22页 |
·Cryption Kernel部分 | 第22-24页 |
·低功耗设计 | 第24-25页 |
·工作流程 | 第25-28页 |
·本章小结 | 第28-29页 |
4 DES加解密模块 | 第29-42页 |
·DES算法介绍 | 第29-33页 |
·算法基本流程 | 第29-30页 |
·轮变换 | 第30-31页 |
·子密钥生成 | 第31-32页 |
·解密算法 | 第32-33页 |
·3DES算法介绍 | 第33-34页 |
·IP核设计 | 第34-39页 |
·DES总体架构 | 第34-35页 |
·主要模块设计 | 第35-39页 |
·Engine | 第35-37页 |
·Key_Generator | 第37页 |
·Control | 第37-39页 |
·实现结果 | 第39-41页 |
·仿真结果 | 第39-40页 |
·性能分析 | 第40-41页 |
·本章小结 | 第41-42页 |
5 AES加解密模块 | 第42-63页 |
·数学基础 | 第42-45页 |
·有限域 | 第42页 |
·有限域加法 | 第42-43页 |
·有限域乘法 | 第43页 |
·乘x运算 | 第43-44页 |
·系数在GF(2~8)上的多项式 | 第44-45页 |
·AES算法说明 | 第45-53页 |
·整体描述 | 第45-46页 |
·加密算法 | 第46-49页 |
·SubBytes | 第47-48页 |
·ShiftRows | 第48页 |
·MixColumns | 第48-49页 |
·AddRoundKey | 第49页 |
·解密算法 | 第49-51页 |
·InvSubBytes | 第50-51页 |
·InvShiftRows | 第51页 |
·InvMixColumns | 第51页 |
·InvAddRoundKey | 第51页 |
·密钥扩展 | 第51-53页 |
·IP核设计 | 第53-60页 |
·AES整体架构 | 第53页 |
·主要模块设计 | 第53-60页 |
·AES Engine | 第53-58页 |
·Key Expand | 第58-59页 |
·Controller | 第59-60页 |
·实现结果 | 第60-62页 |
·仿真结果 | 第60-61页 |
·性能分析 | 第61-62页 |
·本章小结 | 第62-63页 |
6 加解密子系统的平台实现 | 第63-78页 |
·SPIRIT IP-XACT标准 | 第63-64页 |
·综述 | 第63-64页 |
·SPIRIT元件数据元 | 第64页 |
·SPIRIT元件生成器 | 第64页 |
·开发平台 | 第64-69页 |
·总体介绍 | 第65页 |
·各部分组成 | 第65-68页 |
·图形用户界面 | 第65-66页 |
·设计生成工具 | 第66-67页 |
·平台生成工具 | 第67-68页 |
·工具的流程 | 第68-69页 |
·平台脚本开发 | 第69-72页 |
·子系统的XML脚本 | 第69-71页 |
·子系统的生成器脚本 | 第71-72页 |
·平台实现结果 | 第72-76页 |
·子系统的平台生成 | 第72-75页 |
·子系统的性能分析 | 第75-76页 |
·本章小结 | 第76-78页 |
7 总结与展望 | 第78-80页 |
·论文研究工作总结 | 第78-79页 |
·未来工作展望 | 第79-80页 |
参考文献 | 第80-83页 |
作者简历及在学习期间取得的科研成果 | 第83页 |