摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-13页 |
·无线通信的发展与存在的问题 | 第7-8页 |
·中继协作通信 | 第8-11页 |
·放大转发模式 | 第9页 |
·译码转发模式 | 第9-10页 |
·编码协作模式 | 第10-11页 |
·基于网络编码的协作通信 | 第11-12页 |
·网络编码的概念 | 第11页 |
·基于网络编码的协作通信 | 第11-12页 |
·本文的研究工作及内容安排 | 第12-13页 |
第二章 多址接入中继下物理层网络Turbo码的实现方案 | 第13-21页 |
·系统模型 | 第13-14页 |
·网络编码与信道编码的联合设计 | 第14页 |
·网络Turbo码方案 | 第14-17页 |
·源节点两个用户的编码方案 | 第14-15页 |
·中继节点方案 | 第15-16页 |
·目的节点的译码方案 | 第16-17页 |
·译码方案的性能分析 | 第17-19页 |
·本章小结 | 第19-21页 |
第三章 基于硬件实现的算法简化和量化分析 | 第21-37页 |
·Turbo码的MAP译码算法 | 第21-29页 |
·MAP译码算法 | 第22-26页 |
·Log-MAP译码算法和Max-Log-MAP译码算法 | 第26-27页 |
·影响算法性能的因素分析 | 第27-29页 |
·Log-MAP译码算法的简化 | 第29-31页 |
·滑窗Log-MAP译码算法 | 第31-33页 |
·适用于硬件的量化 | 第33-36页 |
·接收信号的量化 | 第34-35页 |
·译码算法中中间变量的量化 | 第35页 |
·量化方案的仿真 | 第35-36页 |
·本章小结 | 第36-37页 |
第四章 网络Turbo码的硬件实现方案 | 第37-47页 |
·FPGA的基本原理 | 第37-38页 |
·编码器的实现方案 | 第38-40页 |
·Turbo编码器的整体结构 | 第38-39页 |
·交织器和分量编码器的实现方案 | 第39页 |
·编码器的仿真 | 第39-40页 |
·目的节点的译码器实现方案 | 第40-45页 |
·分支转移度量计算模块 | 第41-42页 |
·前向和后向状态度量计算模块 | 第42-44页 |
·对数似然比计算模块 | 第44页 |
·时序控制 | 第44-45页 |
·结果性能分析 | 第45-47页 |
结束语 | 第47-49页 |
致谢 | 第49-51页 |
参考文献 | 第51-53页 |
作者在读期间研究成果 | 第53页 |