片上I2C总线的设计与验证
摘要 | 第1-4页 |
ABSTRACT | 第4-7页 |
第一章 绪论 | 第7-13页 |
§1.1 系统芯片SOC与知识产权IP | 第7-11页 |
·系统芯片SOC和知识产权IP的基本概念 | 第7-8页 |
·IP技术在SOC中的地位 | 第8-10页 |
·IP在SOC中的应用 | 第10-11页 |
§1.2 IP的设计规范 | 第11-13页 |
第二章 片上I2C总线协议研究 | 第13-24页 |
§2.1 I2C总线简介 | 第13-15页 |
·I2C总线基本概念 | 第13-14页 |
·I2C总线在SOC设计中的意义 | 第14页 |
·I2C总线的一般应用特性 | 第14-15页 |
§2.2 I2C总线的接口电路 | 第15页 |
§2.3 I2C总线的位传输 | 第15-17页 |
§2.4 I2C总线上的数据传送 | 第17-20页 |
§2.5 I2C总线寻址方式 | 第20-22页 |
·寻址字节的位定义 | 第20-21页 |
·广播呼叫地址 | 第21-22页 |
§2.6 总线竞争和同步逻辑 | 第22-23页 |
§2.7 本章小结 | 第23-24页 |
第三章 I2C总线模块设计 | 第24-40页 |
§3.1 I2C模块的基本架构 | 第24-25页 |
§3.2 I2C的外部接口设计 | 第25-26页 |
§3.3 I2C控制器时钟信号 | 第26-27页 |
§3.4 寄存器配置 | 第27-29页 |
·时钟预赋值寄存器 | 第27页 |
·控制寄存器 | 第27-28页 |
·命令寄存器 | 第28页 |
·状态寄存器 | 第28-29页 |
§3.5 I2C控制部分设计 | 第29-33页 |
·BYTE控制模块 | 第29-30页 |
·BIT控制模块设计 | 第30-33页 |
§3.6 仲裁和时钟同步模块设计 | 第33-36页 |
·时钟同步 | 第33-34页 |
·I2C总线仲裁 | 第34-35页 |
·用时钟同步机制作为握手 | 第35-36页 |
§3.7 DPM的硬件支持 | 第36-39页 |
§3.8 本章小结 | 第39-40页 |
第四章 I2C验证平台设计 | 第40-55页 |
§4.1 IP模块验证技术概论 | 第40-43页 |
·验证技术介绍 | 第40-41页 |
·验证技术的发展 | 第41-42页 |
·验证自动化系统 | 第42-43页 |
§4.2 基于E语言的验证环境研究 | 第43-47页 |
·基于E语言的验证环境与仿真器的交互 | 第44页 |
·Specman Elite与HDL仿真器的同步 | 第44-45页 |
·基于E语言的仿真验证流程 | 第45-47页 |
§4.3 验证组件设计 | 第47-53页 |
·验证组件的架构 | 第47-48页 |
·测试激励产生模块设计 | 第48-49页 |
·测试向量驱动模块设计 | 第49-51页 |
·DUT的输出采集 | 第51-52页 |
·协议输出检查模块设计 | 第52-53页 |
·覆盖率分析 | 第53页 |
§4.4 本章小结 | 第53-55页 |
结束语 | 第55-57页 |
附录 部分仿真波形图 | 第57-59页 |
参考文献 | 第59-61页 |
致谢 | 第61页 |