基于FPGA的迭代消息传递快速捕获算法的实现
| 摘要 | 第1-6页 |
| ABSTRACT | 第6-11页 |
| 第1章 绪论 | 第11-17页 |
| ·选题的意义与背景 | 第11-13页 |
| ·扩展频谱技术 | 第11页 |
| ·海洋电波传播环境 | 第11-12页 |
| ·天波干扰的消除 | 第12-13页 |
| ·国内外关于伪码捕获方法的研究现状 | 第13-15页 |
| ·IMPA的来源及其在PN码捕获中的应用 | 第15-16页 |
| ·论文研究内容 | 第16-17页 |
| 第2章 算法的开发工具与开发方法 | 第17-38页 |
| ·FPGA器件简介 | 第17-21页 |
| ·用FPGA进行数字信号处理的特点 | 第17-18页 |
| ·Stratix Ⅱ系列芯片简介 | 第18-21页 |
| ·基于Verilog HDL的FPGA开发 | 第21-29页 |
| ·Verilog HDL语言简介 | 第22页 |
| ·Altera推荐的Coding Style | 第22-26页 |
| ·可编程逻辑基本设计原则 | 第26-29页 |
| ·FPGA开发工具与开发流程 | 第29-37页 |
| ·Quartus Ⅱ软件简介 | 第29-30页 |
| ·Synplify Pro综合工具 | 第30-32页 |
| ·仿真的概念与ModelSim仿真工具 | 第32-34页 |
| ·单模块系统的开发流程 | 第34-36页 |
| ·LogicLock设计方法 | 第36-37页 |
| ·本章小结 | 第37-38页 |
| 第3章 消息传递算法 | 第38-52页 |
| ·基本概率知识 | 第38-40页 |
| ·全概率公式、Bayes法则和马尔可夫链 | 第38-39页 |
| ·内在概率、外概率和后验概率 | 第39-40页 |
| ·基于因子图理论的消息传递算法 | 第40-51页 |
| ·正规图与消息传递算法 | 第40-42页 |
| ·单节点模型正规图的消息传递 | 第42-44页 |
| ·双节点模型正规图的消息传递 | 第44-51页 |
| ·本章小结 | 第51-52页 |
| 第4章 基于IMPA的伪码快速捕获方法 | 第52-62页 |
| ·信号模型 | 第52-53页 |
| ·m-序列的图模型和PN码捕获的IMPA算法 | 第53-58页 |
| ·算法仿真与性能分析 | 第58-61页 |
| ·算法仿真条件及流程 | 第58-59页 |
| ·算法仿真结果及性能分析 | 第59-61页 |
| ·本章小结 | 第61-62页 |
| 第5章 IMPA快速捕获算法的FPGA设计与实现 | 第62-93页 |
| ·系统总体开发方案设计 | 第62-64页 |
| ·IMPA算法快速捕获系统的总体实现功能 | 第62页 |
| ·系统模块划分 | 第62-64页 |
| ·多时钟的设计 | 第64-66页 |
| ·解调与积分模块的设计与实现 | 第66-72页 |
| ·解调与积分模块的接口信号 | 第66-67页 |
| ·解调与积分模块的关键技术设计 | 第67-71页 |
| ·综合与实现结果 | 第71-72页 |
| ·IMPA算法模块的设计与实现 | 第72-81页 |
| ·IMPA算法模块的接口信号 | 第72-73页 |
| ·IMPA算法模块的关键技术设计 | 第73-80页 |
| ·综合与实现结果 | 第80-81页 |
| ·相关与判决模块的设计与实现 | 第81-87页 |
| ·相关与判决模块的接口信号 | 第81-82页 |
| ·相关与判决模块的关键技术设计 | 第82-86页 |
| ·综合与实现结果 | 第86-87页 |
| ·顶层模块的实现 | 第87-92页 |
| ·子模块设计信息的导出 | 第88页 |
| ·顶层模块的搭建与实现 | 第88-92页 |
| ·本章小结 | 第92-93页 |
| 结论 | 第93-95页 |
| 参考文献 | 第95-98页 |
| 攻读硕士学位期间发表的论文和取得的科研成果 | 第98-99页 |
| 致谢 | 第99页 |