基于FPGA的SpaceWire路由器设计与分析
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-9页 |
| ·研究背景和国内外研究进展 | 第7-8页 |
| ·本文的主要工作和结构安排 | 第8-9页 |
| 第二章 SpaceWire 协议分析 | 第9-23页 |
| ·物理层 | 第9-10页 |
| ·信号层 | 第10-12页 |
| ·LVDS 驱动接收原理 | 第10-11页 |
| ·Data Strobe 编码 | 第11-12页 |
| ·SpaceWire 链路和数据传输 | 第12页 |
| ·字符层 | 第12-14页 |
| ·数据字符 | 第12-13页 |
| ·控制字符 | 第13页 |
| ·主机与发送接收器的接口 | 第13-14页 |
| ·交换层 | 第14-18页 |
| ·L-char 和N-char | 第14页 |
| ·流量控制 | 第14-15页 |
| ·状态机 | 第15-17页 |
| ·自动启动与错误检测 | 第17页 |
| ·沉默交换错误处理机制 | 第17-18页 |
| ·链路时间 | 第18页 |
| ·数据层 | 第18页 |
| ·网络层 | 第18-20页 |
| ·包地址 | 第19页 |
| ·路由开关 | 第19页 |
| ·虫孔路由及路由网络 | 第19-20页 |
| ·SpaceWire 错误恢复机制 | 第20-21页 |
| ·本章小结 | 第21-23页 |
| 第三章 SpaceWire 接口设计 | 第23-45页 |
| ·基本设计考虑 | 第23-25页 |
| ·子模块设计 | 第25-30页 |
| ·状态机模块 | 第25-27页 |
| ·接收模块 | 第27-28页 |
| ·接收FIFO 模块 | 第28页 |
| ·发送模块 | 第28-30页 |
| ·发送FIFO 模块 | 第30页 |
| ·抗辐照设计 | 第30-37页 |
| ·存储器的EDAC 设计 | 第30-34页 |
| ·状态机的容错设计 | 第34-37页 |
| ·仿真验证 | 第37-39页 |
| ·逻辑综合 | 第39-40页 |
| ·FPGA 验证 | 第40-43页 |
| ·本章小结 | 第43-45页 |
| 第四章 SpaceWire 路由开关设计 | 第45-59页 |
| ·网络层分析 | 第45-46页 |
| ·路由开关 | 第46-54页 |
| ·虫孔路由 | 第47-48页 |
| ·路由表和头删除 | 第48-50页 |
| ·路由开关的设计 | 第50-54页 |
| ·仿真验证 | 第54-57页 |
| ·本章小结 | 第57-59页 |
| 第五章 总结 | 第59-61页 |
| 致谢 | 第61-63页 |
| 参考文献 | 第63-67页 |
| 研究成果 | 第67-68页 |