面向流应用的运算群的结构与实现
摘要 | 第1-11页 |
ABSTRACT | 第11-12页 |
第1章 绪论 | 第12-26页 |
·流处理的基本思想 | 第12-15页 |
·两级程序编程模型 | 第13-14页 |
·流程序设计语言StreamC/KernelC | 第14-15页 |
·IMAGINE 的流体系结构 | 第15-20页 |
·流处理器主要部件 | 第15-17页 |
·流处理器运算群模块的设计 | 第17-20页 |
·ALU 模块 | 第17-18页 |
·MUL 模块 | 第18页 |
·DSQ 模块 | 第18-19页 |
·非运算单元:SP、COMM、JB/VAL | 第19-20页 |
·IMAGINE 流处理器体系结构的特征 | 第20-22页 |
·三级存储带宽层次 | 第20-21页 |
·三级数据局域性 | 第21页 |
·三类并行性的开发 | 第21-22页 |
·运算群的实现方式 | 第22-24页 |
·按寄存器文件的组成及处理器执行模式 | 第22-24页 |
·运算群内部功能单元的具体实现方式 | 第24页 |
·论文研究的内容、目标及意义 | 第24-25页 |
·课题的研究目标、内容 | 第24-25页 |
·论文研究的意义 | 第25页 |
·论文结构 | 第25-26页 |
第2章 X 流处理器中运算群实现的指令及结构 | 第26-42页 |
·背景 | 第26-27页 |
·运算群核心级指令集体系结构 | 第27-30页 |
·X 流处理器指令级结构 | 第27-28页 |
·流级指令 | 第27页 |
·核心级指令 | 第27-28页 |
·X 流处理器的核心级流水线 | 第28-30页 |
·流级指令数据访问的流水线组织结构 | 第28-29页 |
·核心级指令执行流水线的组织结构 | 第29-30页 |
·运算群模块的设计 | 第30-39页 |
·运算群中的寄存器文件和互连开关 | 第31-35页 |
·LRF 的设计 | 第31-33页 |
·CCRF 的设计 | 第33-34页 |
·数据通路—INOUT 部件的设计 | 第34-35页 |
·条件流执行部件 | 第35-37页 |
·浮点运算部件 | 第37-39页 |
·ALU 模块的设计 | 第37-38页 |
·FMISC 模块的设计 | 第38页 |
·浮点乘加模块MAF 的设计 | 第38页 |
·DSQ 部件设计 | 第38-39页 |
·运算群对流数据的处理 | 第39-40页 |
·运算群间数据的通讯 | 第40-41页 |
·小结 | 第41-42页 |
第3章 运算群功能部件的设计与优化 | 第42-55页 |
·背景 | 第42-43页 |
·浮点乘加MAF 的设计实现 | 第43-48页 |
·计算符号位的数据通路 | 第44-46页 |
·计算指数的数据通路 | 第46-48页 |
·计算结果尾数的数据通路 | 第48页 |
·FMISC 的设计实现 | 第48-50页 |
·DSQ 的设计实现 | 第50-52页 |
·运算群的报错机制 | 第52-55页 |
第4章 测试和验证 | 第55-66页 |
·验证的方式 | 第55-57页 |
·模拟验证 | 第55-56页 |
·FPGA 仿真验证 | 第56页 |
·形式验证 | 第56页 |
·静态时序分析 | 第56-57页 |
·模拟验证的目的与层次 | 第57-58页 |
·运算群模块采用的模拟验证方法及目的 | 第58-59页 |
·运算群的模拟验证准备及详细验证层次 | 第59-61页 |
·模拟验证前的准备 | 第59-61页 |
·测试向量的准备 | 第59-60页 |
·测试程序的准备、 | 第60页 |
·测试软件 | 第60页 |
·测试参考结果的产生 | 第60-61页 |
·运算群模拟验证各层次的详细测试 | 第61-63页 |
·模块级模拟验证 | 第61-62页 |
·流水线级模拟验证 | 第62-63页 |
·系统和指令级模拟验证 | 第63页 |
·模拟验证的内容和结论 | 第63-65页 |
·小结 | 第65-66页 |
第5章 结束语 | 第66-67页 |
致谢 | 第67-68页 |
参考文献 | 第68-72页 |
作者在学期间取得的学术成果 | 第72-73页 |
附录A 功能部件指令表 | 第73-78页 |
附录B 核心级指令的域及子域划分 | 第78-83页 |
附录C 浮点倒数表 | 第83-84页 |
附录D 浮点平方根倒数表 | 第84页 |