基于TigerSHARC的实时并行信号处理系统研究
第1章 绪论 | 第1-32页 |
1.1 论文背景 | 第10-12页 |
1.2 数字信号处理器(DSP)技术综述 | 第12-16页 |
1.2.1 DSP芯片的发展 | 第12-13页 |
1.2.2 DSP芯片的分类 | 第13-14页 |
1.2.3 DSP芯片的特点 | 第14-15页 |
1.2.4 DSP芯片的选择 | 第15-16页 |
1.3 并行数字信号处理机综述 | 第16-30页 |
1.3.1 并行处理技术 | 第16-20页 |
1.3.2 总线技术 | 第20-29页 |
1.3.3 国内外并行信号处理机现状 | 第29-30页 |
1.4 论文结构 | 第30-32页 |
第2章 系统硬件平台结构 | 第32-47页 |
2.1 引言 | 第32页 |
2.2 系统构成 | 第32-39页 |
2.2.1 数据采集平台 | 第32-35页 |
2.2.2 信号发生平台 | 第35-37页 |
2.2.3 数字信号处理平台 | 第37-39页 |
2.3 数字信号处理平台开发环境 | 第39-46页 |
2.3.1 TigerSHARC BSP库 | 第39-42页 |
2.3.2 TS_P36N软件开发 | 第42-43页 |
2.3.3 仿真系统开发流程 | 第43-46页 |
2.4 系统性能 | 第46页 |
2.5 本章小结 | 第46-47页 |
第3章 声纳仿真系统结构设计 | 第47-74页 |
3.1 仿真系统概述 | 第47-48页 |
3.2 系统各部分介绍 | 第48-66页 |
3.2.1 基于PCI的数据采集模块 | 第48-53页 |
3.2.2 TS_P36N数字信号处理模块 | 第53-63页 |
3.2.3 基于PCI的信号发生模块 | 第63-66页 |
3.3 系统软件实现 | 第66-73页 |
3.3.1 引言 | 第66-67页 |
3.3.2 总体框图 | 第67页 |
3.3.3 信号发生模块 | 第67-69页 |
3.3.4 数据采集模块 | 第69-71页 |
3.3.5 实时处理模块(TS_P36N) | 第71-73页 |
3.4 本章小结 | 第73-74页 |
第4章 仿真系统应用 | 第74-89页 |
4.1 长程超短基线声头校准实验 | 第74-78页 |
4.1.1 长程超短基线课题简介 | 第74页 |
4.1.2 超短基线定位原理 | 第74-76页 |
4.1.3 声头校准实验 | 第76-78页 |
4.2 波束形成实时处理实现 | 第78-88页 |
4.2.1 波束形成的基本原理 | 第79-82页 |
4.2.2 阵元的幅度加权 | 第82页 |
4.2.3 直线多波束阵的有关问题 | 第82-83页 |
4.2.4 线阵的自然方向性特性 | 第83-84页 |
4.2.5 仿真系统构成 | 第84页 |
4.2.6 信号发生模块 | 第84-85页 |
4.2.7 程序设计思想 | 第85-87页 |
4.2.8 系统性能测试 | 第87-88页 |
4.3 本章小结 | 第88-89页 |
结论 | 第89-90页 |
参考文献 | 第90-92页 |
攻读硕士学位期间发表的论文和取得的科研成果 | 第92-93页 |
致谢 | 第93-94页 |
附录 | 第94页 |