基于FPGA的数字信标接收机设计
摘要 | 第1-5页 |
Abstract | 第5-7页 |
第一章 绪论 | 第7-9页 |
·研究背景及研究目的 | 第7页 |
·本文内容安排 | 第7-9页 |
第二章 便携式地球站系统组成 | 第9-12页 |
·便携式地球站系统概述 | 第9-10页 |
·反应速度要求 | 第9页 |
·通信业务要求 | 第9页 |
·系统可靠性要求 | 第9-10页 |
·工作环境要求 | 第10页 |
·便携式地球站系统工作原理 | 第10-12页 |
第三章 数字信标机设计的理论基础 | 第12-31页 |
·Parseval 定理 | 第12页 |
·频谱分辨率的设计要求 | 第12-20页 |
·时域抽样 | 第13-16页 |
·频域抽样 | 第16-20页 |
·有限冲激响应数字滤波器设计 | 第20-26页 |
·Fir滤波器特点 | 第20-21页 |
·Fir窗函数设计法及有限字长效应 | 第21-26页 |
·平均滤波器设计 | 第26-28页 |
·带通信号处理 | 第28-29页 |
·AlteraFPGA 设计的相关理论 | 第29-31页 |
第四章 数字信标机的具体设计方案 | 第31-59页 |
·数字信标接收机的设计方案 | 第31-33页 |
·变频模块的实现 | 第33-34页 |
·模/数模块的实现 | 第34-37页 |
·窄带Fir 滤波模块的实现及matlab 仿真 | 第37-45页 |
·时域处理模块设计流程 | 第45-51页 |
·时域能量计算模块 | 第45-47页 |
·平均滤波模块 | 第47-50页 |
·映射模块 | 第50-51页 |
·输出模块的实现 | 第51-53页 |
·模拟电平输出 | 第51-52页 |
·数字电平输出 | 第52-53页 |
·Nios Ⅱ 软核的UART 设计 | 第53-56页 |
·实现信标识别功能的算法 | 第56-58页 |
·本章 小结 | 第58-59页 |
第五章 数字信标机的性能介绍 | 第59-62页 |
·数字信标机的性能指标 | 第59页 |
·数字信标机的输出结果及实物照 | 第59-62页 |
第六章 全文总结 | 第62-63页 |
参考文献 | 第63-65页 |
致谢 | 第65-66页 |
作者攻读硕士学位期间发表论文及科研实践 | 第66页 |