基于FPGA的宽带中频数字QPSK解调算法设计与实现
| 摘要 | 第1-4页 |
| ABSTRACT | 第4-5页 |
| 目录 | 第5-7页 |
| 第一章 绪论 | 第7-12页 |
| ·研究背景 | 第7-8页 |
| ·国内外现状及趋势 | 第8-10页 |
| ·论文的结构安排 | 第10-11页 |
| ·本章小结 | 第11-12页 |
| 第二章 QPSK解调系统数字化设计理论 | 第12-26页 |
| ·信号采样理论 | 第12-15页 |
| ·奈奎斯特(Nyquist)采样定理 | 第12-14页 |
| ·带通信号采样理论 | 第14-15页 |
| ·多速率信号处理 | 第15-19页 |
| ·整数倍抽取 | 第16-18页 |
| ·整数倍内插 | 第18-19页 |
| ·数字滤波器技术 | 第19-22页 |
| ·数字滤波器设计原理 | 第20页 |
| ·CIC滤波器 | 第20-21页 |
| ·匹配滤波器 | 第21-22页 |
| ·QPSK解调系统方案设计 | 第22-25页 |
| ·QPSK信号简述 | 第22-24页 |
| ·QPSK数字解调器的总体结构 | 第24-25页 |
| ·本章小结 | 第25-26页 |
| 第三章 QPSK解调器同步技术及matlab仿真 | 第26-50页 |
| ·载波同步设计 | 第26-35页 |
| ·载波同步的基本原理及性能指标 | 第27-28页 |
| ·基于科斯塔环的载波同步环路 | 第28-35页 |
| ·数字下变频模块的设计 | 第28-30页 |
| ·鉴相器模块的设计 | 第30-31页 |
| ·环路滤波模块的设计 | 第31-35页 |
| ·载波同步环的性能分析 | 第35页 |
| ·符号同步设计 | 第35-44页 |
| ·符号同步的方法及性能指标 | 第36-37页 |
| ·基于内插的符号同步环路 | 第37-43页 |
| ·内插滤波器的设计 | 第38-40页 |
| ·定时误差检测算法 | 第40-42页 |
| ·NCO的设计及重采样时刻的确定 | 第42-43页 |
| ·符号同步环的性能分析 | 第43-44页 |
| ·系统级联matlab仿真 | 第44-49页 |
| ·本章小结 | 第49-50页 |
| 第四章 QPSK解调器的FPGA设计及实现 | 第50-79页 |
| ·FPGA简介 | 第50-54页 |
| ·FPGA设计流程 | 第51-53页 |
| ·Virtex4开发平台 | 第53-54页 |
| ·下变频模块 | 第54-61页 |
| ·混频器 | 第54-57页 |
| ·低通滤波器 | 第57-60页 |
| ·匹配滤波设计 | 第60-61页 |
| ·载波同步模块 | 第61-68页 |
| ·鉴相器设计 | 第62-64页 |
| ·环路滤波器设计 | 第64-66页 |
| ·载波同步模块仿真测试 | 第66-68页 |
| ·符号同步模块 | 第68-76页 |
| ·内插设计 | 第68-70页 |
| ·Gardner定时误差检测设计 | 第70-72页 |
| ·本振NCO设计 | 第72-74页 |
| ·符号同步模块仿真测试 | 第74-76页 |
| ·系统级联功能仿真 | 第76-78页 |
| ·本章小结 | 第78-79页 |
| 第五章 结束语 | 第79-81页 |
| 参考文献 | 第81-83页 |
| 科硏工作及发表论文 | 第83页 |