第一章 绪论 | 第1-10页 |
·63-B型信标机简介 | 第8页 |
·组成 | 第8页 |
·工作原理 | 第8页 |
·技术性能指标 | 第8页 |
·存在的问题 | 第8-9页 |
·设计技术及元器件类型相对陈旧 | 第8-9页 |
·功能实现方式太过于手工化 | 第9页 |
·分立元件过多导致可靠性差,维修困难 | 第9页 |
·体积大,重量重 | 第9页 |
·研究背境 | 第9-10页 |
第二章 解决方案、设计内容和技术难点 | 第10-16页 |
·解决方案 | 第10-14页 |
·CPLD/FPGA器件及EDA设计技术 | 第10-11页 |
·“单片机 + CPLD体系结构”的特点 | 第11-14页 |
·设计内容 | 第14-15页 |
·信标机的系统结构框图 | 第14-15页 |
·技术难点 | 第15-16页 |
·CPLD与单片机的接口方式 | 第15页 |
·CPLD片内功能的实现 | 第15页 |
·可编程逻辑器件的选型 | 第15-16页 |
第三章 CPLD片内逻辑功能设计 | 第16-29页 |
·CPLD选型 | 第16-20页 |
·CPLD与FPGA的逻辑结构、互连结构和编程工艺的比较 | 第16-18页 |
·CPLD与FPGA使用性能的比较 | 第18-19页 |
·可编程器件及EDA工具选型 | 第19-20页 |
·CPLD与单片机的接口设计 | 第20-22页 |
·基于CPLD的功能实现 | 第22-29页 |
·音频信号产生电路模块 | 第22-25页 |
·INTERF1模块 | 第25-27页 |
·键控信号产生电路,主要产生键控调制的键控信号 | 第27-29页 |
第四章 整机硬件总体结构设计 | 第29-40页 |
·单片机选型 | 第29页 |
·主控制板设计 | 第29-31页 |
·CPU模块 | 第29页 |
·显示和按键模块 | 第29-31页 |
·CPLD外围模块 | 第31页 |
·监测电路模块 | 第31页 |
·控制模块 | 第31页 |
·发射机设计 | 第31-36页 |
·晶体振荡模块 | 第32-33页 |
·射频放大模块 | 第33-35页 |
·75MHz低通滤波器模块 | 第35页 |
·同轴继电器 | 第35页 |
·射频衰减器 | 第35-36页 |
·音频部分 | 第36页 |
·音频信号稳定放大模块 | 第36页 |
·键控调制放大模块 | 第36-39页 |
·天线 | 第39-40页 |
第五章 整机软件设计 | 第40-43页 |
·系统功能描述 | 第40页 |
·整机软件设计主程序流程图及程序模块说明 | 第40-43页 |
·准备程序 | 第40页 |
·键功能程序 | 第40-43页 |
第六章 主控制板的调试 | 第43-46页 |
·主控制板的组成 | 第43页 |
·CPLD音频信号产生模块的编译及仿真 | 第43-45页 |
·ISE Foundation简介 | 第43页 |
·编译与仿真结果 | 第43-45页 |
·显示模块 | 第45页 |
·按键模块 | 第45页 |
·主控制板调试结果 | 第45-46页 |
第七章 结束语 | 第46-47页 |
参考文献 | 第47-49页 |
致谢 | 第49-50页 |
个人简历 | 第50-51页 |
附录1 缩写注释 | 第51-52页 |
附录2 主控制板 PCB图 | 第52-53页 |
附录3 INTERF1部分的VHDL描述语言程序 | 第53-59页 |
附录4 音频信号产生模块VHDL描述语言程序 | 第59-63页 |
附录5 液晶模块测试程序 | 第63-66页 |
附录6 按键模块测试程序 | 第66-68页 |
附录7 监控主程序 | 第68-70页 |