基于中频数字PLL测试相噪的新方案研究
| 摘要 | 第1-5页 |
| Abstract | 第5-8页 |
| 第一章 前言 | 第8-11页 |
| ·引言 | 第8-9页 |
| ·研究与发展动态 | 第9-10页 |
| ·国际动态 | 第9页 |
| ·国内动态 | 第9-10页 |
| ·本文的主要工作 | 第10-11页 |
| 第二章 相位噪声的定义及其测试方法 | 第11-23页 |
| ·相位噪声的定义及其表示方式 | 第11-18页 |
| ·相位噪声的一般定义 | 第11-15页 |
| ·相位噪声的表示方式 | 第15-18页 |
| ·相位噪声的测量方法 | 第18-23页 |
| ·直接频谱分析仪测试方法 | 第19页 |
| ·鉴频测试方法 | 第19-20页 |
| ·鉴相测试方法 | 第20-21页 |
| ·中频谱分析方法 | 第21-23页 |
| 第三章 脉冲调制波相位噪声分析 | 第23-32页 |
| ·脉冲调制波的相位噪声及其功率谱 | 第23-25页 |
| ·影响频谱分析的几个因素 | 第25-28页 |
| ·频率分辨率与DFT 参数的选择 | 第25-26页 |
| ·频谱泄漏 | 第26-28页 |
| ·栅栏效应 | 第28页 |
| ·数字窗对相位截断的影响 | 第28-30页 |
| ·采用分段加窗法降低谱分析的误差 | 第30-32页 |
| 第四章 数字信号处理方法的设计和实现 | 第32-53页 |
| ·引言 | 第32-33页 |
| ·数字锁相环的原理 | 第33-41页 |
| ·数字鉴相器 | 第33-37页 |
| ·数字环路滤波器 | 第37-39页 |
| ·数控振荡器(DCO) | 第39-41页 |
| ·数字锁相环的实现方案 | 第41-47页 |
| ·实现方案 | 第41-43页 |
| ·数字锁相环的性能分析 | 第43-47页 |
| ·数字锁相环的仿真 | 第47-53页 |
| 第五章 谱估计的算法及实现 | 第53-60页 |
| ·反卷校正算法 | 第53-55页 |
| ·功率谱估计算法的选择和实现 | 第55-60页 |
| 第六章 仿真结果及结论 | 第60-71页 |
| ·系统仿真的结果 | 第60-69页 |
| ·脉冲重复频率为10KHz 的结果 | 第61-66页 |
| ·脉冲重复频率为1KHz 的结果 | 第66-69页 |
| ·结论及需进一步完善的工作 | 第69-71页 |
| 致谢 | 第71-72页 |
| 参考文献 | 第72-75页 |
| 个人简历 | 第75页 |
| 科研成果 | 第75-76页 |
| 附录 | 第76-82页 |